[update] 1싸이클 실행 uMips 프로세서
페이지 정보
작성일 23-08-19 17:24
본문
Download : 1싸이클 실행 uMips 프로세서.zip
uMIPS,공학기술,레포트
Verilog를 이용하여 1싸이클 실행 microMips를 설계한다.)소스 코드에 대한 자세한 설명은 레퍼런스를 참조하시기바랍니다.
레포트/공학기술
module Control_Unit
(
input [5:0]op,
input [5:0]fn,
// output reg [2:0] Br_Jump,
output reg RegWrite,
output reg [1:0] RegDst,
output reg [1:0] RegInSrc,
output reg ALUSrc,
output reg Add_Sub,
output reg [1:0] LogicFn,FnClass,ShiftFn,
output reg DataRead,
output reg DataWrite,
output reg [1:0] BrType,
output reg [1:0] PCSrc
);
always @(*)
begin
RegWrite=1b1;
RegDst=2b00;
RegInSrc=2b01;
ALUSrc=1b0;
Add_Sub=1b0;
LogicFn=2b00;
FnClass=2b00;
ShiftFn=2b00;
DataRead=1b0;
DataWrite=1b0;
BrType=2b00;
PCSrc=2b00;
case(op)
6b00_0000:
begin
RegDst=2b01;
case(fn)
6b10_0000: begin FnClass=2b10; end
6b10_0xxx: begin Add_Sub=1b1;FnClass=2b10; end
6b10_1xxx: begin Add_Sub=1b1;FnClass=2b01; end
6b10_x…(skip)
Download : 1싸이클 실행 uMips 프로세서.zip( 50 )
(저자:Behrooz Parhami)을 참조하여 코딩하였습니다.)
다.
설명
본 소스 코드 제작은 Computer Architecture
순서
1싸이클 실행 uMips 프로세서
소스 코드에 대한 자세한 說明(설명) 은 레퍼런스를 참조하시기
바랍니다.본 소스 코드 제작은 Computer Architecture (저자:Behrooz Parhami)을 참조하여 코딩하였습니다. , 1싸이클 실행 uMips 프로세서공학기술레포트 , uMIPS
Verilog를 이용하여 1싸이클 실행 microMips를 설계한다.


