[工學(공학) ,기술] 전자회로 설계 및 실험 - 연산증폭기 특성(特性)
페이지 정보
작성일 23-06-23 06:06
본문
Download : [공학,기술] 전자회로 설계 및 실험 - 연산증폭기 특성.hwp
(2) PSPICE 시뮬레이션
-實驗(실험) 결과-1. 슬루율 결정
h.
SR= volt/microseconds = 1.12 V/us
2. 공통모드 제거비의 결정
h.
A(cm) = = -0.02936
I.
A(dif) = R1/R2 = 1000
J.
CMR(dB) = 20log = 90.644dB
-결점 및 에로사항-
이번 實驗(실험)은 주요소자가 UA741 한 개였기 문에 비교적 회로 설…(투비컨티뉴드 )
공학,기술,전자회로,설계,실험,연산증폭기,특성,공학기술,레포트
[工學(공학) ,기술] 전자회로 설계 및 실험 - 연산증폭기 특성(特性)
[공학,기술] 전자회로 설계 및 실험 - 연산증폭기 특성 , [공학,기술] 전자회로 설계 및 실험 - 연산증폭기 특성공학기술레포트 , 공학 기술 전자회로 설계 실험 연산증폭기 특성
다.
레포트/공학기술
순서
[工學(공학) ,기술] 전자회로 설계 및 실험 - 연산증폭기 특성(特性)
Download : [공학,기술] 전자회로 설계 및 실험 - 연산증폭기 특성.hwp( 70 )
설명
연산증폭기 characteristic(특성)
-요약문-
이번 實驗(실험)에서는 UA741 연산 증폭기의 슬루율을 측정(measurement)하고 공통모드제거비(CMR)를 계산 하여 데이터 시트값과 비교하여 본다.
(2) PSPICE 시뮬레이션
實驗(실험) 2. 공통모드 제거비의 결정
(1)회로도
-0.323V/11V = 0.02936100k/100 = 1000
-34059.9455
20log(-34059)=20x4.5322=90.644
UA741 데이터시트에 제시된 CMR(dB)과 거의 일치함을 확인할 수 있었다.
-實驗(실험) 내용-
實驗(실험) 1. 슬루율 결정
(1) 회로도
=0v ~ -5vt = 10us
SR=V/t = 5V/10us=0.5V/us
uA741 데이터시트에 제시된 슬루율과 계산값이 일치한다.


